Dettagli:
|
|
Luogo di origine: | Originale |
---|---|
Marca: | Original |
Certificazione: | ISO9001:2015standard |
Numero di modello: | SPC5607BF1VLU6 |
Termini di pagamento e spedizione:
|
|
Quantità di ordine minimo: | 10pcs |
Prezzo: | Contact us to win best offer |
Imballaggi particolari: | Norma |
Tempi di consegna: | giorni 1-3week |
Termini di pagamento: | L/C, T/T, Western Union, Paypal |
Capacità di alimentazione: | 10000 pezzi/mesi |
Informazioni dettagliate |
|||
Stile dell'installazione: | SMD/SMT | Pacchetto/scatola: | LQFP-176 |
---|---|---|---|
Il centro: | e200z0h | Qualificazione: | AEC-Q100 |
Tipo di ariete: | Sram | Tipo di interfaccia: | LATTA, I2C, SCI, SPI |
Evidenziare: | Regolatore pungente dell'unità di elaborazione di 32 MCU,Regolatore dell'unità di elaborazione di NTD6416ANLT4G,IFX91041EJV50XUMA1 |
Descrizione di prodotto
SPC5607BF1VLU6 32 i microcontroller pungenti MCU 935311254557 IFX91041EJV50XUMA1 NTD6416ANLT4G hanno incastonato le unità di elaborazione Controlle
Caratteristiche
• Singola edizione, complesso del centro del CPU di 32 bit (e200z0h)
— Soddisfacente rispetto alla categoria inclusa tecnologia di Architecture® di potere
— Insieme delle istruzioni migliorato permettendo la codifica di lunghezza variabile (VLE) per la riduzione di orma di dimensione di codice. Con la codifica facoltativa del 16 bit misto e delle istruzioni di 32 bit, è possibile raggiungere la riduzione significativa di orma di dimensione di codice.
• Memoria flash di codice del su chip di MB fino a 1,5 di sostegno con il regolatore di memoria flash
• una memoria flash di 64 (4 × 16) di KB dati del su chip con le CEE
• Su chip SRAM di KB fino a 96
• Unità di protezione della memoria (MPU) con 8 descrittori di regione e granularità di regione di 32 byte sui membri della famiglia sicuri (riferisca alla tabella 1 per i dettagli.)
• Regolatore di interruzione (INTC) capace di trattamento delle 204 fonti di interruzione di selezionabile-priorità
• Ciclo con aggancio di fase a modulazione di frequenza (FMPLL)
• Architettura del commutatore di barra trasversale per accesso concorrente alle unità periferiche, al flash, o a RAM dai padroni multipli del bus
• regolatore dell'EDMA di 16 canali con le fonti multiple di domanda di trasferimento facendo uso del multiplexor di DMA
• Il modulo di aiuto dello stivale (bam) sostiene il flash interno che programma via un collegamento in serie (LATTA o SCI)
• Il temporizzatore supporta i canali di ingresso/uscita che forniscono un'immagine del bloccaggio dell'input di 16 bit, uscita per confrontare e pulsa funzioni di modulazione di larghezza (eMIOS)
• 2 convertitori analogico-digitale (ADC): uno 10 pungenti ed un 12 pungente
• Unità trasversale di innesco per permettere alla sincronizzazione delle conversioni dell'ADC con un evento del temporizzatore dal eMIOS o dal POZZO
• Fino a 6 moduli di serie dell'interfaccia periferica (DSPI)
• Fino a 10 moduli di serie dell'interfaccia di comunicazione (LINFlex)
• Fino a 6 hanno migliorato i moduli pieni della LATTA (FlexCAN) con gli amplificatori configurabili
• 1 modulo di interfaccia inter integrato del circuito (I2C)
• Fino a 149 perni per tutti gli usi configurabili che sostengono le operazioni di uscita e dell'input (dipendente del pacchetto)
• Contatore in tempo reale (RTC)
• Fonte dell'orologio dai 128 chilocicli interni o un oscillatore da 16 megahertz che sostiene sveglia autonoma con 1 risoluzione di spettrografia di massa con un intervallo massimo di 2 secondi
• Contributo facoltativo al RTC con la fonte dell'orologio da un oscillatore piezoelettrico esterno da 32 chilocicli, la sveglia sostenente con 1 risoluzione di sec e un intervallo massimo di 1 ora
• Fino a 8 temporizzatori periodici di interruzione (POZZO) con contro risoluzione di 32 bit
• Interfaccia di sviluppo di nesso (NDI) per classe di IEEE-ISTO 5001-2003 due più
• Prova di ricerca frontiera del bordo/del dispositivo di sostegno per gruppo di azione unito della prova (JTAG) di IEEE (IEEE 1149,1)
• regolatore di tensione del Su chip (VREG) per il regolamento del rifornimento dell'input per tutti i livelli interni
Categoria di prodotto: | microcontroller di 32 bit - MCU |
SMD/SMT | |
LQFP-176 | |
e200z0h | |
1,5 MB | |
96 KB | |
bit 32 | |
10 pungenti, 12 pungenti | |
64 megahertz | |
Ingresso/uscita 149 | |
3 V | |
5,5 V | |
- 40 C | |
+ 105 C | |
AEC-Q100 | |
Vassoio | |
Dati RAM Type: | SRAM |
Tipo di interfaccia: | LATTA, I2C, SCI, SPI |
Umidità sensibile: | Sì |
Numero dei canali dell'ADC: | 48 Manica, 24 Manica |
Serie dell'unità di elaborazione: | MPC5607B |
Prodotto: | MCU |
Tipo di prodotto: | microcontroller di 32 bit - MCU |
Tipo di memoria di programma: | Istantaneo |
Quantità del pacchetto della fabbrica: | 200 |
Sottocategoria: | Microcontroller - MCU |
Temporizzatori di cane da guardia: | Temporizzatore di cane da guardia |
Parte # pseudonimi: | 935311254557 |
Peso specifico: | 0,065909 once |
Modelli di riserva relativi
AP8822N-33GA | 5405 |
UR133AL-3.3V-A | 6000 |
AME8818DEEVADJZ | 5980 |
BAT41ZFILM-H/J | 12000 |
2SD596-T1B/JM | 6000 |
1. Possiamo offrire i prodotti secondo la lista del BOM del cliente. Un acquisto di arresto.
2. Tutti i tipi di chip, di vari tipi e di marche complete.
3.More che 15years da vendere le parti originali di IC.
4. Servizio di assistenza al cliente completo: da consultazione del cliente a servizio di assistenza al cliente.
5. Walton può offrire il campione gratis, ma il cliente deve pagare il costo di trasporto. Contattici se avuto bisogno di.
Consultazione professionale: Hanna
Numero/Whatsapp del contatto: +86-199 2879 8470
Skype: walton-sales5@walton-ic.com
Email: walton-sales5@walton-ic.com
Entri nel vostro messaggio