Dettagli:
|
|
Luogo di origine: | Originale |
---|---|
Marca: | original |
Certificazione: | ISO9001:2015standard |
Numero di modello: | EP2SGX90EF1152C3N |
Termini di pagamento e spedizione:
|
|
Quantità di ordine minimo: | 10pcs |
Prezzo: | Contact us to win best offer |
Imballaggi particolari: | Norma |
Tempi di consegna: | 1-3 giorni feriali |
Termini di pagamento: | L/C, T/T, Western Union, Paypal |
Capacità di alimentazione: | 10000pcs/months |
Informazioni dettagliate |
|||
Numero degli elementi di logica: | 90960 LE | Montaggio dello stile: | SMD/SMT |
---|---|---|---|
Pacchetto/caso: | FBGA-1152 | Numero dei ricetrasmettitori: | Ricetrasmettitore 12 |
Tipo di prodotto: | FPGA - Gate array programmabile del campo 24 | Sottocategoria: | Logica programmabile CI |
Descrizione di prodotto
EP2SGX90EF1152C3N FPGA - logica programmabile programmabile CI di gate array RC0201FR-0710KL VQFN-HR-15 del campo
Caratterizza questa sezione elenca le caratteristiche del dispositivo di Stratix II GX.
■Caratteristiche principali del dispositivo:
●Memoria di TriMatrix che consiste di tre dimensioni blocco di RAM per implementare vera memoria della doppia porta e primo/in fuori amplificatori primi-fuori primi (FIFO) con la prestazione fino a 550 megahertz
●Fino a 16 reti globali dell'orologio con fino a 32 reti regionali dell'orologio per regione del dispositivo
●I blocchetti ad alta velocità di DSP forniscono l'implementazione dedicata dei moltiplicatori (a fino a 450 megahertz), moltiplicare-accumulano le funzioni ed i filtri limitati da risposta di impulso (ABETE)
●PLLs migliorato fino a quattro per dispositivo fornisce lo spettro di diffusione, la larghezza di banda programmabile, orologio cambia, riconfigurazione in tempo reale di PLL ed avanzato di sfasamento e di moltiplicazione
●Contributo alle numerose norme asimmetriche e differenziali dell'ingresso/uscita
●Supporto differenziale fonte-sincrono ad alta velocità dell'ingresso/uscita su fino a 71 canale
●Contributo alle norme fonte-sincrone del bus, compreso SPI-4 la fase 2 (Livello di POS-PHY 4), SFI-4.1, XSBI, UTOPIA IV, NPSI e CSIX-L1
●Contributo alla memoria esterna ad alta velocità, compreso il tasso di dati del quadrato (QDR e QDRII) SRAM, il doppio tasso di dati (la RDT e DDR2) SDRAM ed il singolo tasso di dati (DSR) SDRAM
Categoria di prodotto: | FPGA - Gate array programmabile del campo |
90960 LE | |
Ingresso/uscita 558 | |
1,2 V | |
0 C | |
+ 70 C | |
SMD/SMT | |
FBGA-1152 | |
Vassoio | |
Tasso di dati: | 600 Mb/s - 6,375 Gb/s |
Umidità sensibile: | Sì |
Numero dei blocchetti di matrice di logica - laboratori: | LABORATORIO 4548 |
Numero dei ricetrasmettitori: | Ricetrasmettitore 12 |
Corrente del rifornimento di funzionamento: | 620 mA |
Tipo di prodotto: | FPGA - Gate array programmabile del campo |
24 | |
Sottocategoria: | Logica programmabile CI |
Memoria totale: | bit 4520448 |
Entri nel vostro messaggio